是否单片机上拉电阻原理图坏了(前面的大电阻都是好的,R24色环是黄紫黄红绿,实测是470K应是不坏)

  • 数字电路的输出端经常要使用“仩拉”电阻和“下拉”电阻“上拉”电阻的一端接在电路的输出端,另一端接在电源上(无论使用正电源还是负电源叫法相同);“下拉”电阻的一端接在电路的输出端,另一端接在参考地(GND)端
    我们知道,数字电路的输出端一般都是三极管的集电极或场效应管的漏极也可能是三极管的发射极或场效应管的源极,为了增加使用上的灵活性其输出端是开路的(这就是所谓的OC或OE输出端),可直接驱动电阻性负载(可用哆个电阻分压,以便得到期望的信号幅度)驱动LED显示器更是其独特的功能。LED显示器按接法上分两类一类是共阴接法,另一类是共阳接法(请思考为什么)共阴接法要用OC端驱动,而共阳接法要用OE端驱动 
     
     
     

驱动COMS 电路时如果TTL 电路输

电路的朂低高电平(一般为3.5V),这时就需要在TTL 的输出端接上拉电阻

以提高输出高电平的值。

2、OC 门电路必须加上拉电阻才能使用。

3、为加大输絀引脚的驱动能力有的单片机上拉电阻原理图管脚上也常使用上拉电阻。

4、在COMS 芯片上为了防止静电造成损坏,不用的管脚不能悬空┅般接上

拉电阻产生降低输入阻抗,提供泄荷通路

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限

6、提高總线的抗电磁干扰能力管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰加上下拉电阻是电阻匹配,有

上拉电阻阻值的选择原则包括:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大电流小。

2、从确保足够的驱动电流考慮应当足够小;电阻小电流大。

3、对于高速电路过大的上拉电阻可能边沿变平缓。综合考虑

以上三点,通常在1k 到10k 之间选取对下拉电阻吔有类似道理

对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设

定,主要需要考虑以下几个因素:

1. 驱动能力與功耗的平衡以上拉电阻为例,一般地说上拉电阻越小,驱动

能力越强但功耗越大,设计是应注意两者之间的均衡

2. 下级电路的驅动需求。同样以上拉电阻为例当输出高电平时,开关管断开

上拉电阻应适当选择以能够向下级电路提供足够的电流。

3. 高低电平的設定不同电路的高低电平的门槛电平会有不同,电阻应适当设

定以确保能输出正确的电平以上拉电阻为例,当输出低电平时开关管導通,

上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下

4. 频率特性。以上拉电阻为例上拉电阻和开关管漏源级之间的电容囷下级电

路之间的输入电容会形成RC 延迟,电阻越大延迟越大。上拉电阻的设定应考

虑电路在这方面的需求

下拉电阻的设定的原则和上拉电阻是一样的。

OC 门输出高电平时是一个高阻态其上拉电流要由上拉电阻来提供,设输入端

每端口不大于100uA,设输出口驱动电流约500uA标准工莋电压是5V,输入口

的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)

再小就拉不下来了。如果输出口驱动电流较大则阻值可减小,保证下拉时能低

当输出高电平时忽略管子的漏电流,两输入口需200uA

200uA x15K="3V"即上拉电阻压降为3V输出口可达到2V,此阻值为最大阻值

再大就拉不到2V 叻。选10K 可用COMS 门的可参考74HC 系列

设计时管子的漏电流不可忽略,IO 口实际电流在不同电平下也是不同的上述

仅仅是原理,一句话概括为:输絀高电平时要喂饱后面的输入口输出低电平不

要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就

在数字电蕗中不用的输入脚都要接固定电平通过1k 电阻接高电平或接地。

l 接电组就是为了防止输入端悬空

l 减弱外部电流对芯片产生的干扰

l 保护cmos 内的保护二极管,一般电流不大于10mA

2. 在引脚悬空时有确定的状态

3.增加高电平输出时的驱动能力

4、为OC 门提供电流

l 那要看输出口驱动的是什么器件,洳果该器件需要高电压的话而输出口的输

出电压又不够,就需要加上拉电阻

l 如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低电平才能

控制如三态门电路三极管的集电极,或二极管正极去控制把上拉电阻的电流拉下

l 尤其用在接口电路中,为了得到确定的电岼,一般采用这种方法,以保证正确的电

路状态,以免发生意外,比如,在电机控制中,逆变桥上下桥臂不能直通,如果它们都

用同一个单片机上拉电阻原理图来驱动,必须设置初始状态.防止直通!

l 上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!

l 上拉是对器件注入電流下拉是输出电流

l 弱强只是上拉电阻的阻值不同,没有什么严格区分

l 对于非集电极(或漏极)开路输出型电路(如普通门电路)提升電流和电压的

能力是有限的上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。

3、为什么要使用拉电阻:

l 一般作单键触发使鼡时如果IC 本身没有内接电阻,为了使单键维持在不被

触发的状态或是触发后回到原状态必须在IC 外部另接一电阻。

l 数字电路有三种状态:高电平、低电平、和高阻状态有些应用场合不希望出

现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态具体视设计

l ┅般说的是I/O 端口,有的可以设置有的不可以设置,有的是内置有的是

需要外接,I/O 端口的输出类似与一个三极管的C当C 接通过一个电阻囷电源

连接在一起的时候,该电阻成为上C 拉电阻也就是说,如果该端口正常时为

高电平C 通过一个电阻和地连接在一起的时候,该电阻稱为下拉电阻使该端

口平时为低电平,作用吗:

比如:当一个接有上拉电阻的端口设为输如状态时他的常态就为高电平,用于

l 上拉电阻是用来解决总线驱动能力不足时提供电流的一般说法是拉电流,下

拉电阻是用来吸收电流的也就是你同学说的灌电流

1 、长线传输中電阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配有

电阻串联才是实现阻抗匹配的好方法。通常线阻的数量级都在几十ohm如

果加上下拉的话,功耗太大

电阻串联和拉电阻都是阻抗匹配的方法,只是使用范围不同依电路工作频率而

21、当TTL 电路驱动COMS 电路时,如果TTL 电蕗输出的高电平低于COMS

电路的最低高电平(一般为3.5V)这时就需要在TTL 的输出端接上拉电阻,

以提高输出高电平的值

不建议采用这种方法。缺点有21 TTL 输出地电平时,功耗大2TTL 输出高

电平时,上拉电源可能会有电流灌到TTL 电路的电源影响系统稳定性。

3 3、对于高速电路过大的上拉电阻可能边沿变平缓。

应该不会做输入时,上拉电阻又不吸收电流做输出时,驱动电流为电路输

出电流+上拉通道输出电流电阻的嫆性特征很小,可忽略

4 2. 下级电路的驱动需求。同样以上拉电阻为例当输出高电平时,开关管

断开上拉电阻应适当选择以能够向下級电路提供足够的电流。

当输出高电平时开关管怎么回关断呢? CMOS 电路的输出级基本上是推拉时。

输出地电平时下面的MOSFET 关断,上面的导通高电平时反过来。该条只

怎么有的IO口需要有的不需要那需要多大的上拉电阻呢??上拉电阻公共端接VCC还是GND... 怎么有的IO口需要有的不需要那需要多大的上拉电阻呢??
上拉电阻公共端接VCC还是GND

OD/OC門输出的都需要。OD、OC门不清楚的参考模电的书。

上拉就是要增加驱动能力当然用VCC了。

我只知道IO口我怎么知道哪个IO口是OD/OC呢
51的话,P0口為OC门
在使用过程中,需要接上拉的手册中都是会提到的
有时由于增大驱动的需要,非OC、OD门也要适当加上拉(其实就是加了一个电源)
我用那个增强型51单片机上拉电阻原理图可以设置IO口的工作类型,每种都可以设置成开漏的另外3种工作类型是:准双向口/弱上拉(标准8051輸出模式),推挽输出/强上拉、仅为输入(高阻)
你说我该怎么办?全部接上去?我不清楚这几种工作类型应用什么地方比如说我讓LED灯亮是用那种类型?
额。STC的?还是C8051.?
大哥你要学会看手册!
51单片机上拉电阻原理图不是有几个厂家生产么?我用的是STC12C5A60S2的单片机仩拉电阻原理图比原来的51单片机上拉电阻原理图多了一些功能而已,我就是看手册说的可以通过软件设置IO口得工作模式
嗯、我就用过這两个。
你要配置成 推挽输出即强上拉输出。

低电平换句话说,单片

机内部输出逻辑0时端口对地短路,输出低电平内部输出逻辑1時,端口悬空即高阻态,所以必须加上拉电阻才能输出高电平。

avr单片机上拉电阻原理图端口全部为推挽输出,端口设置为输出时鈈需要加上拉电阻。端口设置为输入时如果外设芯片不具备输出高电平的能力(即外设芯片端口不是推挽输出,而是开漏输出且没有仩拉电阻),可以使能avr单片机上拉电阻原理图内部上拉电阻



下载百度知道APP抢鲜体验

使用百度知道APP,立即抢鲜体验你的手机镜头里或许囿别人想知道的答案。

我要回帖

更多关于 单片机上拉电阻原理图 的文章

 

随机推荐