大学计算机组成原理 CPU子系统习题

浙江工商大学 计算机组成原理 考試 题目

1.说明SRAM的组成结构:与DRAM相比在电路组成上有什么不同? P90

2.DRAM存储器为什么要刷新?DRAM存储器采用何种方式刷新? P90

3.清华版教材P126习题中第四题 P92

4.设有一个1MB容量的存储器,字长为32位,问:

(1) 按字节编址,地址寄存器,数据寄存器各为几位/编址范围为多大?

(2) 按半字编址,地址寄存器,数据寄存器各为几位/编址范围为哆大?

(3) 按字编址,地址寄存器,数据寄存器各为几位/编址范围为多大? P93

5.设主存容量1MB,高缓容量16KB,块的大小为512字节.

(1) 写出主存地址格式.

(3) 页表的容量为多大

(4) 画絀直接方式地址映象及变换示意图 P124

(2)如果主存的容量是256K字,则有多少块?

(3)主存的地址有多少位?Cache 的地址有多少位?

(4) 在直接映射方式下,主存中的第I块映射到Cache中的哪一块?

(5) 在进行地址映射时,存储器地址分成哪几段,各段分别有多少位? P126

7. 指令和数据均放在内存中,CPU如何从时间和空间上区分它们是指令還是数据? P158

8.已知指令字长为16位,每个地址码为4位,采用扩展操作码的方式,设计15条三地址指令, 15条二地址指令,15条一地址指令,16条零地址指令.画出扩展图囷指令译码逻辑. P173

9. 假设计算机指令字长为32 位,具有二地址,一地址,零地址3种指令格式,每个操作数地址规定用8位表示,若操作码字段固定为8位,现已设計出K条二地址指令,L条零地址指令.那么最多设计出多少条单地址指令. P175

10. 有一个主频为25MHZ的微处理器,平均每条指令的执行时间为2个机器周期,每个机器周期由2个时钟脉冲组成

(1) 假定存储器为”0”等待,请计算机器速度.

(2) 假如存储器速度较慢,每2个机器周期中有一个访问存储器周期,需插入2个时钟周期的等待时间,请计算机器速度. P260

11. CPU主频为8MHZ,设每个CPU周期平均包括4个节拍周期(主频周期),且该机平均指令执行速度为1MIPS.

(1) 求该机的平均指令周期.

(2) 求每个指令周期包含的平均CPU周期.

(3) 若该用主频周期为0.01μS的CPU芯片,计算平均指令执行速度可提升到多少MIPS.

12. 若某机主频200MHZ,每个指令周期平均为2.5CPU周期,每个CPU周期平均包括2个主频周期,问:

(1) 该机平均指令执行速度为多少MIPS?

(2) 若主频不变,但每条指令平均包括5个CPU周期,每个CPU周期又包含4个主频周

期,平均指令执行速度为哆少MIPS? P263

13. 在一个16位的总线系统中,若时钟频率位100MHZ,总线数据周期为5个时钟周期传输一个字,试计算总线的数据传输率? P283

14. (1) 某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时

钟周期,总线时钟频率为33MHZ,问总线带宽时多少?

我要回帖

 

随机推荐