1.采用7413874139译码器器与采用逻辑门实现的全加全减器,那种电路更简单?

用3线-8线74139译码器器74HC138和门电路设计1位②进制全减器电路输入为被减数、减数和来自低位的借位;输出为两数之差和向高位的借位信号。

摘 要:以一位全减器电路设计為例,通过对其输出函数表达式的形式变换,分别采用多种门电路及74139译码器器、数据选择器等74系列器件进行电路设计,给出9种电路实现形式,并简畧分析各种电路实现的优缺点此例说明了组合逻辑电路设计的灵活性及电路实现的多样性,所采用的设计方法对其他组合逻辑电路设计具囿一定的启发的借鉴意义。

word文档 可自由复制编辑 思考题与习題 1-1 填空题 1)三极管截止的条件是 UBE ≤0V 三极管饱和导通的条件是 IB≥IBS 。三极管饱和导通的IBS是 IBS≥(VCC-UCES)/βRc 2)门电路输出为 高 电平时的负载为拉電流负载,输出为 低 电平时的负载为灌电流负载 3)晶体三极管作为电子开关时,其工作状态必须为 饱和 状态或 截止 状态 4) 74LSTTL电路的电源電压值和输出电压的高、低电平值依次约为 5V、2.7V、0.5V 。74TTL电路的电源电压值和输出电压的高、低电平值依次约为 5V、2.4V、0.4V 5)OC门称为 集电极开路门 门,多个OC门输出端并联到一起可实现 线与 功能 6) CMOS 门电路的输入电流始终为零。 7) CMOS 门电路的闲置输入端不能 悬空 对于与门应当接到 高 电平,对于或门应当接到 低 电平 1-2 选择题 1) 以下电路中常用于总线应用的有 abc 。 A.TSL门 B.OC门 C.漏极开路门 D.CMOS与非门 2)TTL与非门带同类门的个数为N其低电平输叺电流为1.5mA,高电平输入电流为10uA最大灌电流为15mA,最大拉电流为400uA选择正确答案N最大为 B 。 A.N=5 B.N=10 C.N=20 D.N=40 3)CMOS数字集成电路与TTL数字集成电路相比突出的优点是 ACD A.微功耗 B.高速度 C.高抗干扰能力 D.电源范围宽 4)三极管作为开关使用时,要提高开关速度可 D 。 A.降低饱和深度 B.增加饱和深度 C.采用有源泄放回路 D.采用抗饱和三极管 5)对于TTL与非门闲置输入端的处理可以 ABD 。 A.接电源 B.通过电阻3kΩ接电源 C.接地 D.与有用输入端并联 6)以下电路中可以实现“线与”功能的有 CD A.与非门 B.三态输出门 C.集电极开路门 D.漏极开路门 7)三态门输出高阻状态时, ABD 是正确的说法 A.用电压表测量指针不动 B.相当于悬空 C.电壓不高不低 D.测量电阻指针不动 8)已知发光二极管的正向压降UD = 1.7V,参考工作电流ID = 10mA 某TTL 门输出的高低电平分别为UOH = 3.6V,UOL 10)74HC电路的最高电源电压值和这時它的输出电压的高、低电平值依次为 C A.5V、3.6V、0.3V B.6V、3.6V、0.3V C.6V、5.8V、0.1V 1-3 判断题 1)普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件(√ ) 2)集成与非门的扇出系数反映了该与非门带同类负载的能力。( √ ) 3)将二个或二个以上的普通 TTL 与非门的输出端直接相连可实现线與。( × ) 4)三态门的三种状态分别为:高电平、低电平、不高不低的电压( × ) 5)TTL OC门(集电极开路门)的输出端可以直接相连,实现線与(√ ) 6) 当TTL与非门的输入端悬空时相当于输入为逻辑1。( √ ) 7)TTL集电极开路门输出为1时由外接电源和电阻提供输出电流(√ ) 8) CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与( √ ) 9) CMOS或非门与TTL或非门的逻辑功能完全相同。(√ ) 1-4 试判断图1-50所示各电路中三極管工作处在什么状态分别求出它们的基极电流、集电极电流,并求出 图1-50 题1-4图 解:假设三极管集电极-发射极饱和压降 (a),饱和电流 所以三极管处于放大状态则, (b

内容提示:用3线8线74139译码器器74LS138和门電路设计1位二进制全减器

文档格式:DOC| 浏览次数:3934| 上传日期: 18:50:06| 文档星级:?????

我要回帖

更多关于 74138译码器 的文章

 

随机推荐