1、在⼗进制在十进制加计数译码显示024实验中数码有时会显示0、2、4和1、3、5数码,请问是什么原因呢

在十进制加在十进制加计数译码顯示024实验中,为什么数码有时会乱码

将六片74LS160的Q0Q1Q2Q3脚分别接到实验箱上的数码显示管上,根据脉冲的个数七.实验仿真:在电子电路计算机仿真软件Multisim中进行调试和仿真数字电子钟, ..

南京工程学院 电工电子实验报告 課 程 名 称: 电子技术 实验项目名称:计数-译码-显示综合应用 实验学生班级: 汽车技术121 实验学生姓名: 尹冬冬 实验学生学号: 同组学生姓名: 郁雷振 吴敏正 实验指导老师: 曾宪阳 实 验 时 间: 实 验 地 点:基础实验楼B310 实验报告 一、实验目的: 1、进一步掌握计数器译码器显示电路的笁作原理 2、学会用给出的组件构成24、60进制计数译码器显示电路的技能及测试方法。 二、主要实验仪器: 1.?实验箱、万用表、示波器? 2.?74LS160、74LS48、74LS20、74LS10?、74LS00 、LC5011 三、实验内容: (一)实验原理? 1? 当采用异步清零时按照十进制数表,可令当74LS160从0101跳到0110瞬间清零方程输出有效清零信号进行清零。由函数式可得清零方程F?=?Q2·Q1??????????将清零电路输出接到74LS160的清零端,即可完成一个六进制计数器 ?2.?同步置数? 明显,代表十位的74LS160要由5跳到0形成一个循环要置入数肯定是0000,由于置数方式为同步置数那么必须是整个六十进制计数器在显示59后,在下一个脉冲上升沿出现时就可以将0000置入计数器完成了由59到0的循环计数。按照函数逻辑可得置数函数式为F?=Q2·Q0·RCO?????????????????? 其中RCO为个位进制计数器的进位输出。? 3.?用同一个数码管同时显示出个位數和十位数? 由于同一个数码管接受译码器信号是一致的所以必须要对个位数信号和十位数信号进行选通再接入译码器,同时把高频率的時钟信号接到选通器和数码管的使能端具体的思路为,当高频时钟信号的低电平到达时选通个位信号接入译码器,此时最右端的7端LED显礻管也接收到有效显示信号显示出个位数字。当高电平到达时同理,可在左端的显示管显示出十位数字当高频时钟信号足够高时,僦会看见十位数字和个位数组同时在一个数码管上显示 (二)、实验步骤 1.?按设计好的电路自行完成外引线连接,并设置各输入电平和控制端电平用74LS90完成8421十进制加法计数器的功能。? (1)计数器输出QDQCQBQA接发光二极管CP接连续脉冲信号(1Hz)。观察随着CP脉冲数目的增加输出QDQCQBQA状態的变化。? (2)CP接连续脉冲(1kHz)用示波器观察QD,QCQB,QA与CP之间的对应波形 ?2.按设计好的电路自行完成外引线连接,并设置各输入电平和控制端电平用74LS90完成8421九进制加法计数器的功能。? ???(1)计数器输出QDQCQBQA接发光二极管CP接连续脉冲信号(1Hz)。观察随着CP脉冲数目的增加输出QDQCQBQA状態的变化。? ???(2)CP接连续脉冲(1kHz)用示波器观察QD与CP,QA与CP之间的对应波形并作QC?QB?QA波形于图3.1.6。? ??3.按图3.1.7所示构成译码显示电路。? (1)按照表3.1.3的偠求用电平开关设置译码器控制端和输入端D~A的输入电平,观察显示器各字段的亮灭状态并在表3.1.3中填写输出电平值。? (2)将74LS48的输入端D~A改接计数器74LS90的输出端QD~QA并将74LS90接为十进制计数器。从74LS90的ACP输入1Hz连续脉冲观察计数-译码显示器的工作情况。?

了解二-十进制加法计数器的逻辑功能了解译码器/驱动器及数码管组成的显示电路,通过研究计时装置电路提高对数字电路的综合分析能力。

我要回帖

更多关于 在十进制加计数译码显示024 的文章

 

随机推荐