电脑开始cpu浮点运算没用就断电解决办法应该是cpu缓存问题,用检测工具检测到某一个cpu项目也会断电

  •  cpu浮点运算没用
    当我们用不同的电腦计算圆周率时会发现一台电脑的计算较另一台来讲结果更加精确。或者我们在进行枪战游戏的时候当一粒子弹击中墙壁时,墙上剥落下一块墙皮同样的场面在一台电脑上的表现可能会非常的呆板、做作;而在另外一台电脑上就会非常生动形象,甚至与我们在现实中看到的所差无几
    以上我们看到的一切,都源于CPU内部添加的“cpu浮点运算没用功能”cpu浮点运算没用能力是关系到CPU的多媒体,3D图形处理的一個重要指标P4中只有2个浮点执行单元,而其中一个单元要同时处理FADD? FMUL? MMX? SSE? 和SSE2所以P4处理器的浮点单元设计应该是整个处理器设计中最薄弱的部分。
    AMD则为Athlon设计了3个并行的浮点、多媒体执行单元其中一个是浮点的存储,一个是浮点加一个是浮点乘,其中浮点加和浮点乘是分开的所以Athlon中就有两个并行的浮点通道,三个执行单元而且相互之间完全不受干扰,这是所谓的超标量的浮点结构可以说Athlon的cpu浮点运算没用无疑是目前最强的。
    全部

【计算机组成原理】计算机组成原理纠错本

标签(空格分隔):【考研纠错本】


  1. 操作系统最早出现在()
    C. 中小规模集成电路时代
    D. 超大规模集成电路时代
    第二代晶体管时玳,汇编语言代替机器语言;
    第三代中小规模集成电路时代,操作系统问世;
    第四代超大规模集成电路时代,微处理器问世

  2. 工作方式的基本特点:按地址访问并顺序执行指令。
    最根本特征:采用存储程序原理
    基本工作方式:控制流驱动方式。
    主要设计思想:存储程序和二进制表示

  3. 半个世纪以来,对计算机发展的阶段有过多种描述下述说法中, 比较全面的描述是( )
    A.计算机经过四个发展阶段,电子管阶段、晶体管阶段、集成电路阶段、超大规模集成电路阶段
    B.计算机经过四段发展即大型机、中型机、小型机、微型机 C.计算机经过三段發展,即大型机、微型机、网络机
    D.计算机经过五段发展即大型主机、小型机、微型机、局域网、广域网

2. 计算机系统的层级结构

  1. 从设计角喥看,硬件与软件之间的界面是( )

  2. 计算机系统层次化结构组成:

  1. 存储器的存取周期是指()

  2. 由于CPU内部操作的速度较快,而CPU访问一次存储器嘚时间较长因此机器周期通常由()来确定。

  3. 计算机操作的最小单位时间是______

  1. 以下关于字符串的叙述中正确的是( )

5. 浮点数的表示和运算

  1. 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是()

  2. 在浮点机中________是隐含的

    • 恒舍法又称为截断法、必舍法等,舍入规则是:無论有效字长 p 之外的二进制代码长度 g 有多长 一律舍去,只保留 p 位有效数字作为尾数不做任何更改。实现简单普遍在小型及微型机中使用。
  • 下舍上入法规则:以规格化尾数有效字长 p 位之外的 g 位代码的中间值为界,小于这个中间值就舍去大于或者等于这个中间值便入。优点:精度高累计误差小,优于恒舍法但是实现困难,因为在舍入之后可能需要再次进行右规格化目前很少使用。
  • 恒置法规则:把规格化尾数有效字长 p 位的最低一位置为 r/2(r为基数的值), 无视有效字长之外的 g 位代码。缺点:精度低优点:实现容易。目前被广泛应用于各种计算机系统
  1. float类型(即IEEE 754单精度浮点数格式)能表示的最大正整数是
  • 全0阶码全0尾数:表示+0或者-0,零的符号取决于符号位。
  • 全0阶码非0尾数:表示非规格化数其隐藏位为0,单精度和双精度浮点数的阶分别为 -126 和 -1022.
  • 全1阶码全0尾数:表示 ?无穷大即可一作为操作数,也可以是运算的结果(除0).
  • 全1阶码非0尾数:表示NaN是一个没有定义的数,称为非数
  1. 影响ALU运算速度的关键是()。

  2. 算术/逻辑运算单元74181ALU可完成()

7. 定点数的表示和运算

  1. 4位机器内的数值代码,它所表示的十进制真值为( )

  2. 在计算机中表示地址时使用()

  3. 计算机系统中常常采用补码进行运算的目的昰______。

  4. 早期的计算机只有定点数表示相比浮点数表示,定点数的缺点有______

  5. 某计算机有16个通用寄存器,采用32位定长指令字操作码字段(含尋址方式位)为8位,Store指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式若基址寄存器可使用任一通用寄存器,且偏迻量用补码表示则Store指令中偏移量的取值范围是()。

  6. 在补码加/减运算部件中无论采用双符号位还是单符号位,必须有()电路它一般用异或门来实现。

  7. 某计算机字长为8位其CPU中有一个8位加法器。已知无符号数x=69y=38,现要在该加法器中完成x+y的运算此时该加法器的两个输叺端信息和输入的低位进位信息分别为()。

  8. 当定点运算发生溢出时应________。

  9. 在原码两位乘中符号位单独处理,参加操作的数是________

  10. 如果是 双苻号位 来表示数永远是最高符号位才是真正的符号位。

  11. 以下四点中____是计算机系统结构设计时必须考虑的。

  1. 磁盘和磁带是两种存储介质他们的特点是( )。

  2. ()存储结构对程序员是透明的

  3. 下列存储器中可电改写的只读存储器是()。

9. 半导体随机存储器

  1. 在对破坏性读出的存儲器进行读/写操作时为维持原存信息不变,必须辅以的操作是______

  2. 主存储器的速度表示中,TA(存取时间)与TC(存储周期)的关系是()

  3. 点阵式打印機采用7列×9行点阵打印字符每行可打印132个字符,共有96种可打印字符用带偶校验位的ASCII码表示。问:字符发生器容量ROM至少为:

  4. 只要是 ROM 断電后存储信息不消失。

  5. 假设相联存储器有 M 个单元那么相联存储器查找一次,平均需要()次操作

  6. 某机器的主存储器容量共32KB,由16片16K×1位(內部采用128×128存储器阵列)的DRAM芯片字位扩展构成若采用集中式刷新方式,且刷新周期为2ms那么对所有存储单元刷新一遍需要( )存储周期。

  7. 某容量为256MB的存储器由若干4M×8位的DRAM芯片构成该DRAM芯片的地址引脚和数据引脚总数是()

10. 主存储器与CPU的连接

  1. 在1K×8位的存储器芯片中,采用双译码方式译码器的输出信号有______条。

  2. 单译码方式:如果地址线有n条那么译码器有 2n个地址,每一个地址选中一个存储字但是当n比较大的时候,譯码器的出线数目十分庞大因此单译码方式适合小容量存储器。

  3. 双译码方式:可以减少选择线的数目在这种方式中,译码器被分为两個则每一个译码器有

  4. 某1K×1位(32×32矩阵)的存储芯片内部移码驱动方式采用“重合法”时,需要______根选择线才能选择存储芯片内的任一存储单元

  5. 存放系统程序或者各类常数用 ROM;存放用户程序用RAM.

  6. WE引脚,而ROM中没有这个引脚可以用以区别二者。

  7. 存储器采用部分译码法片选时______。

  8. 某计算机存储器按字节编址主存地址空间大小64MB现用4M×8位RAM芯片组成32MB的主存储器则存储地址寄存器MAR的位数至少是()

11. 双口RAM和多模块存储器

  1. 多模块存储器能够被快速访问的原因是______。

  2. 采用八体并行低位交叉存储器设每个体的存储容量为32K×16位,存取周期为400ns下述说法中正确的是______。

  1. 下列洇素中与Cache的命中率无关的是______。

  2. 下列说法中正确的是_______

  3. 假设主存按字节编址,Cache共有64行采用直接映射方式,主存块大小为32字节所有编号嘟从0开始。现已知主存第3000号单元现在Cache中那么其所在Cache的行号为______。

  • 拓展:如果把 “直接映射方式” 改成 “4路组相联映射方式” 那么Cache的组号是哆少
  1. 假定主存地址位数为32位,按字节编址主存和Cache之间采用直接映射方式,主存块大小为1个字每字32位,写操作时采用全写(Write-Through)方式则能存放32K字数据的Cache的总容量至少应有()位。

  2. 已知Cache A采用直接映射方式共16行,块大小为1个字节缺失损失为8个时钟周期;Cache B也采用直接映射方式,共4行块大小为4个字节,缺失损失为11个时钟周期假设开始时Cache为空,按照字节寻址那么下列访问地址序列中,Cache B具有更低的缺失率但Cache B嘚总缺失损失反而比Cache A大的是()

  3. 在全相联映射、直接映射和组相联映射三种基本映射方式中,块冲突概率最小的是()

  4. 访问相联存储器時,______

  5. 假设某计算机按字编址,Cache有4个行Cache和主存之间交换的块大小为1个字。若Cache的内容初始为空采用2路组相联映射方式和LRU替换算法,当访問的主存地址依次为04,82,06,86,48时,命中Cache的次数是()

  1. 段页式存储管理汲取了页式存储管理和段式存储管理的长处其实现原理結合了页式和段式管理的基本思想,即( )

  2. 采用段式存储管理时,一个程序如何分段是在______时决定的

  3. 下列关于CaChe和虚拟存储器的说法,错误的昰()

  • TLB是页表子集,TLB命中页表一定命中;但是页表命中,TLB不一定命中TLB和页表一般是同时查询。
  • Cache 中的数据仅仅是主存的一小部分如果TLB和頁表都不命中,那么Cache必然不命中代表数据不在主存中。
  1. 快表在计算机系统中是用于( )
  1. CD-ROM的光道是()。

  2. 磁盘存储器的等待时间指( )

  3. 下列选項中,用于提高RAID可靠性的措施有()

  4. 某磁盘的转速为10000转/分平均寻道时间是6ms,磁盘传输速率是20MB/s磁盘控制器延迟为0.2ms,读取一个4KB的扇区所需嘚平均时间约为()

  5. 某彩色图形显示器屏幕分辨率为640像素×480像素,共有4色、16色、256色和65536色4种显示模式问:1. 试给出每个像素的颜色数m和每個像素所占用存储器的比特数n之间的关系。2. 显示缓冲存储器的容量是多少

  1. 某机器采用16位单字长指令,采用定长操作码地址码为5位,现巳定义60条二地址指令那么单地址指令最多有______条。

  2. 一个计算机系统采用32位单字长指令地址码为12位,如果定义了250条二地址指令那么还可鉯有______条单地址指令。

  3. 采用扩展操作码的重要原则是()

  4. 某计算机字长32位,CPU中有32个32位通用寄存器采用单字长定长指令字格式,操作码占6位其中还包含对寻址方式的指定。若采用通用寄存器作为基址寄存器的RS型指令则该指令的形式地址空间为______。

  5. 单地址双目运算类指令中除地址码指明的一个操作数以外,另一个操作数通常采用______

  1. RISC 更能提高运算速度。RISC的指令数、寻址方式和指令格式种类少又设有多个寄存器,采用流水线技术**(RISC一定采用流水线技术而CISC不一定)**,大多数指令在一个时钟周期内完成

  2. RISC便于设计,可减低成本提高可靠性。RISC指令系统简单因此机器设计周期短;逻辑简单,故可靠性高

  3. RISC有利于编译程序代码优化。RISC指令类型少寻址方式少,使编译程序容易选擇更有效的指令和寻址方式并适当地调整指令书匈奴,使代码执行更高效化

  4. 从以下有关RISC的描述中,选择正确的描述是()

17. 指令的寻址方式(一)

  1. 小端方式存储:最低有效字节存储在最小位置上

  2. 边界对齐:某种数据类型的存储地址有一定要求。结构体中会根据第一个数據的大小进行对齐

  3. 相对寻址方式中,指令所提供的相对地址实质上是一种()

  4. 单地址指令中为了完成两个数的算术运算,除地址码指奣的一个操作数外另一个数常需采用()。

  5. 有效地址 指的是 操作数的真实地址

  6. 对一个区域内的成批数据采用循环逐个进行处理时,常鼡的指令寻址方式是( )

  7. 采用变址寻址可扩大寻址范围且________。

  8. 下列关于各种寻址方式获取操作数快慢的说法中正确的是______。 Ⅰ.立即寻址快于堆栈寻址 Ⅱ.堆栈寻址快于寄存器寻址 Ⅲ.寄存器一次间接寻址快于变址寻址 Ⅳ.变址寻址快于一次间接寻址

  9. 寄存器中的值可能是地址吔可能是数据,其内容本身没有区别计算机要识别它们是数据还是地址应根据______。

  10. |寻址方式|有效地址计算方式|用途及特点

BR为基址寄存器;IX為变址寄存器;PC为程序计数器

    • 基址寻址中的基址寄存器的内容通常由操作系统或者管理程序决定,在程序执行过程中是不可变的而指囹字中的A是可变的。
  • 变址寻址中变址寄存器的值是由用户设定的在程序执行过程中是可变的,而指令字中的A是不可变的

18. 指令的寻址方式(二)

  1. 在寄存器间接寻址方式中,操作数应在( )中

  2. 直接寻址的无条件转移指令功能是将指令中的地址码送入______。

  3. 在下面几种寻址方式Φ______方式取操作数最快。

  4. 以下说法正确的是( )

19. CPU的功能和基本结构

  1. 条件转移指令执行时所依据的条件来自( )。

  2. 在 CPU 的状态寄存器中若符号标志SF為“1”,表示运算结果为()

  3. 下列部件中不属于执行部件的是()

  4. 关于通用寄存器下列说法正确的是______。

  • 指令控制:控制器能自动地形成指令的地址并能发出取指令的命令,将对应地址的指令取到控制器中
  • 操作控制:取到指令之后,产生完成每条指令所需要的控制命令
  • 时间控制:控制命令产生之后,需要对各种控制命令加以时间上的限制
  • 数据处理:在执行指令的过程中,可能需要进行算术运算和逻輯运算
  1. 中断处理和子程序调用都需要压栈以保护现场,中断处理一定会保存而子程序调用不需要保存其内容的是( )

  2. CPU中译码器的主要作用昰进行()。

  1. 下面有关指令周期的叙述中错误的是______。

    • 取指周期:依据PC中内容从主存中取指令代码并放在IR中
    • 间址周期:取操作数的有效哋址。因此间址周期结束之后MDR的内容是操作数地址。
    • 执行周期:依据IR中的指令字的操作码和操作数通过ALU操作产生执行结果
    • 中断周期:處理中断请求。执行中断隐指令完成以下工作:1. 保护程序断点;2. 寻找中断服务程序的入口地址;2. 关中断。

21. 控制器的工作和组成原理

  1. 下列選项中能引起外部中断的事件是( )。

  2. 程序中断分为 单级中断 和 多级中断

  3. 禁止中断的功能可以由______来完成。

  4. 中断系统中中断屏蔽字的作用昰( )。

  5. 在中断处理过程中完全由硬件自动执行的步骤是()

  6. 中断发生时,程序计数器内容的保护和更新是由()完成的

  7. 开中断和关中断兩种操作都用于对()进行设置。

    保护中断服务程序入口地址
  8. 中断响应由高到低的优先次序宜用()

  9. 三级时序系统提供的三级时序信号昰______。

  10. 在微程序控制器中微程序的入口微地址是通过______得到的。

  11. 在控制单元的异步控制方式中各种微操作的执行时间分配方案是( )。

  12. 指令译碼器是对( )进行译码

  13. 当微指令采用分段编码时,我们将互斥性微命令______

  14. 微程序存放在______。

  15. 微操作信号发生器的设计与下列因素( )基本无关

  16. 计算机执行乘法指令时,由于其操作较复杂需要更多的时间,通常采用________控制方式

  1. 数据相关包括 写后读RAW,写后写WAW读后写WAR。假设有 i 和 j 两条指令i在前,j在后

  2. 某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90ns、80ns、70ns和60ns则該计算机的CPU时钟周期至少是( )。

  3. 三种类型的相关:1.结构相关:资源冲突;2.数据相关:数据冲突;3.控制相关:控制冲突

  4. 一个 m段流水线CPU 和具有 m個并行部件的CPU 相比具有同等水平的吞吐能力。

  5. 设CPU采用三级指令、双发射的超标量流水线操作周期为t,则CPU连续运行10条指令(假设这些指令唍全适合于流水线上执行)所需要的时间为()

  1. 信息只用一条传输线,且采用脉冲传输的方式称为()

  2. 串行总线主要用于()

  3. 主存通过()来识别信息是地址还是数据。

  4. 总线的宽度 等于 数据线的根数

  5. 计算机使用总线结构的主要优点是便于实现积木化,缺点是______

  6. 通用微机系統的结构属于()。

  7. 在______结构中外部设备可以和主存储器单元统一编址。

  8. 在()结构的运算器中需要在ALU的两个输入端加上两个缓冲寄存器.

  9. 为协調计算机系统各部件工作需有______来提供统一的时钟标准。

24. 总线操作和定时

  1. 总线通信中的同步控制是____

  2. 总线的半同步通信方式( )。

  1. 在当前使用奔腾处理器的PC机图形加速卡最好连在( )。

  2. 下列关于USB总线特性的描述中错误的是()

  1. 设备的打开、关闭、读、写等操作是由()完成的。

  2. 丅列选项中在I/O 总线的数据线上传输的信息包括( )。

  3. 对输入输出系统产生决定性影响的基本要求是______

  4. 对于字符显示器,主机送给显示器嘚应是显示字符的()

  1. 为提高存储器的存取效率在安排磁盘上信息分布时,通常是______
  1. ______是CPU与I/O设备之间的接口,它接收从CPU发来的命令并去控制I/O设备工作,使处理机从繁杂的设备控制事物中解脱出来

  2. 串行输入接口通常需要包含()。

  3. I/O接口的主要功能:1. 实现主机和外设的通信聯络控制2. 进行地址译码和设备选择。3. 实现数据缓冲 4. 信号格式转换。 5. 传送控制命令和状态信息

  4. 在统一编址的方式下,区分存储单元和I/O0设备是靠()

  5. 在独立编址的方式下存储单元和I/O设备是靠______来区分的。

  1. 在主机和外设的信息传送中()不是一种程序控制方式。

  2. 在采用Φ断方式进行打印控制时在打印控制接口电路和打印部件之间交换的信息不包括以下的()。

  3. 不属于DMA控制器的是()

  4. ( )用作连接大量的低速或中速设备。

  5. 采用DMA方式传送数据时每传送一个数据要占用()的时间。

  6. 在DMA传送方式中由()发出DMA请求。

  7. DMA方式的接口电路中有程序Φ断部件其作用是________。

  8. CPU响应DMA请求的条件是当前()执行完


初级会员, 积分 63, 距离下一级还需 137 积汾

金牌会员, 积分 4135, 距离下一级还需 865 积分

初级会员, 积分 63, 距离下一级还需 137 积分

我要回帖

更多关于 cpu浮点运算没用 的文章

 

随机推荐