说明其芯片74ls86引脚图及功能表功能及外围元件作用

门电路逻辑功能及测试(

熟悉门電路的逻辑功能、逻辑表达式、逻辑符号

、学会检测基本门电路的方法。

、熟悉互动型数字逻辑虚拟实验平台的操作

、仪器设备:数字萬用表、数字电路实验箱

预习门电路相应的逻辑表达式

熟悉所用集成电路的74ls86引脚图及功能表排列及用途。

实验前按数字电路实验箱使用說明书先检查电源是否正常

然后选择实验用的集成块芯

座,按自己设计的实验接线图接好连线注意集成块芯片不能插

线接好后经实验指导教师检查无误方可通电实验。

实验中改动接线须先断开电源

第6章数字技术基础实验

第6章 数字電子技术基础实验 6.1 逻辑门电路功能及叁数的测试 6.1.1 实验目的 1 掌握TTL门电路逻辑功能的测试方法 2 了解TTL与非门主要参数的含义及测试方法。 3 掌握數字集成芯片的使用学习检查集成芯片的好坏。 6.1.2 实验设备 1 示波器; 2 直流稳压电源; 3 数字电路实验箱; 4 万用表; 6.1.3 基础知识要点及参考电路 1 門电路逻辑功能的测试 TTL逻辑门电路系列有很多不同功能、不同用途的逻辑门电路通过其真值表,测试其逻辑功能同时,根据逻辑功能昰否正确可以初步判断2 TTL与非门主要参数 1) 输出高电平电压UOH 输出高电平电压UOH是指与非门有一个以上输入端接地或接低电平时的输出电平值。涳载时UOH必须大于标准高电平(USH=2 V),测试电路如图所示 2) 输出低电平电压UOL 输出低电平电压UOL是指与非所有输人端都接高电平时的输出电平值。空載时必须小于标准低电平(USL=V),测试电路如图所示 图6.1.1 测试UOH电路 图6.1.2 测试UOL电路 3)输入短路电流IS : 输入短路电流IS是指与非门被测输入端接地,其余輸入端悬空时由被测端流出的电IS <1.6 mA,测试电路如图所示 4)扇出系数N 扇出系数N是指一个与非门能带同类门的最大数目,用以衡量带负载的能仂计算为: IS为输入短路电流IS输出为低电平时,最大允许负载电流一般要求N >8 图6.1.3 测试IIS电路 6.1.4 测试扇出系数N电路 3 74LS00等门电路外引线排列 74LS00为四2输入与非芯片含有4个2输入与引线排列如图所示设A、B为输入端,Y为输出端74LS32为四2输入或门,74LS86为四2输入异或门74LS08为四2输入与门。74LS32、74LS08及74LS86的外引线排列與74LS00的规律相同如图所示。 图6.1.5 74LS00(74LS32、74LS08、74LS86)的外引线排列图 TTL集成门电路外74ls86引脚图及功能表分别对应逻辑符号图中的输入、输出端电源和地一般为集成块的两端,如14脚集成块7脚为电源地(GND)、14脚为电源正端(VCC)。外74ls86引脚图及功能表的识别方法是:从豁口或标志黑点处逆时针依佽递增1、2、3……。DIP管脚按电路需要有8、14、16、20、24、28和40脚等 4 集成门电路的质量判别 用数字万用表逻辑档检测TTL电路的好坏。先将集成电路电源“VCC”和“GND管脚接通电源和地其他管脚悬空,数字万用表的黑表笔接电源“地”上用红表笔测门电路的输入端,数字万用表l态如显礻为0态,则说明L门电路输入端内部击穿门电路坏了,不能再使用;用红表笔测门电路的输出端输出应符合LS00),数字万用表测量两输入端悬空都为逻辑1输出应符合逻辑与非的关系,测量输出应为逻辑态1 (2)观察与非门对脉冲的控制作用:在实验板上选用74LS00的任一与非门,用連续脉冲信号作为与非门的一个输入变量用示波器观察当另一个输入端接高电平和接低电平时,电路的输入、输出波形 UOH。2) 按图接线測试输出低电平电压UOL。 3) 测试电路如图所示测试输入短路电流。4) 测试扇出系数的电路如图所示调节R,在输出电压保持U=0.4 V的条,然后计算扇出系数N1 整理实验数据和观察的波形。2 总结实验的收获体会关于集成电路多余输入端、输出端的处理 在利用集成逻辑门电路(TTL或CMOS)作具体的设計时,经常会遇到有多余的输入端不用的情况此时,对多余输入端的处理应以不改变电路工作状态及稳定可靠为原则对于TTL电路,多余輸入端的处理原则上有三种方法: 悬空这种方法易于引入干扰,所以在实际中一般不采用; 接电源V或接固定的高电平(非门)(不增加信号的驅动电流); 多余的输入端并连(可提高逻辑的可靠性但使信号要提供的驱动电流增大,特别是在l时) 2)对于CMOS电路,由于MOS管属于电压控制型器件输入电阻非常高,在

我要回帖

更多关于 74ls86引脚图及功能表 的文章

 

随机推荐