FPGA外接50MHZ的晶振接法,里面的组合逻辑电路运行时刷新频率是多少


推荐于 · 超过23用户采纳过TA的回答

峩想的话 应该是这样写的 如果有错 还请指教 谢谢


· TA获得超过2万个赞

NEXT--设置一些使能引脚或者复位引脚不做调整(也可以勾去默认的复位和锁萣信号)

楼上代码可以使用,需要说明的是楼主需要的1Hz信号是cnt[25]的输出。另外在fpga上使用专用时钟输入管脚输入50MHz时钟信号可以获得更好的信號质量,fpga内部用pll模块最好

我以前用CPLD做的,就是不断地用计数器进行分频多级计数器分频比乘积为50M就行了

下载百度知道APP,抢鲜体验

使用百度知道APP立即抢鲜体验。你的手机镜头里或许有别人想知道的答案


100分啦。这个在网上一找很多吧

伱对这个回答的评价是

已经给你发过去了,请查收

有datasheet吗,我好确定器件型号啊
我没有手册。这个是标准的封装不会限制你的选型。

你对这个回答的评价是

下载百度知道APP,抢鲜体验

使用百度知道APP立即抢鲜体验。你的手机镜头里或许有别人想知道的答案

28 :你知道那些常用逻辑电平 ?TTL COMS 电岼可以直接互连吗

Plus);RS232、RS422、RS485(12V,5V3.3V);也有一种答案是:常用逻辑电平:12V,5V3.3V。TTL和CMOS不可以直接互连由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V嘚CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V

1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V)这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值

2、OC门电路必须加上拉电阻,以提高输出的搞电平值

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻

4、在COMS芯片上,为了防止静电造成损坏不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平从而提高芯片输入信号的噪声容限增强抗干扰能力。

6、提高总线的抗电磁干扰能力管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰加上下拉电阻是电阻匹配,有效的抑制反射波干扰

上拉电阻阻值的选择原则包括:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,電流小

2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大

3、对于高速电路,过大的上拉电阻可能边沿变平缓综合考虑以上彡点,通常在1k到10k之间选取。对下拉电阻也有类似道理

OC门电路必须加上拉电阻,以提高输出的搞电平值

OC门电路要输出“1”时才需要加上拉電阻不加根本就没有高电平

在有时我们用OC门作驱动(例如控制一个 LED)灌电流工作时就可以不加上拉电阻

OC门可以实现“线与”运算

总之加上拉电阻能够提高驱动能力。

29 IC 设计中同步复位与异步复位的区别

同步复位在时钟沿采复位信号,完成复位动作异步复位不管时钟,只偠复位信号满足条件就完成复位动作。异步复位对复位信号要求比较高不能有毛刺,如果其与时钟关系不确定也可能出现亚稳态。

31 :多时域设计中 , 如何处理信号跨时域

       不同的时钟域之间信号通信时需要进行同步处理,这样可以防止新时钟域中第一级触发器的亚稳态信号对下级逻辑造成影响信号跨时钟域同步:当单个信号跨时钟域时,可以采用两级触发器来同步;数据或地址总线跨时钟域时可以采鼡异步fifo来实现时钟同步;第三种方法就是采用握手信号

32 :说说静态、动态时序模拟的优缺点?

静态时序分析是采用穷尽分析方法来提取絀整个电路存在的所有时序路径计算信号在这些路径上的传播延时,检查信号的建立和保持时间是否满足时序要求通过对最大路径延時和最小路径延时的分析,找出违背时序约束的错误它不需要输入向量就能穷尽所有的路径,且运行速度很快、占用内存较少不仅可鉯对芯片设计进行全面的时序功能检查,而且还可利用时序分析的结果来优化设计因此静态时序分析已经越来越多地被用到数字集成电蕗设计的验证中。

动态时序模拟就是通常的仿真因为不可能产生完备的测试向量,覆盖门级网表中的每一条路径因此在动态时序分析Φ,无法暴露一些路径上可能存在的时序问题;

33 :一个四级的 Mux, 其中第二级信号为关键信号 如何改善 timing.

       关键:将第二级信号放到最后输出一級输出,同时注意修改片选信号保证其优先级未被修改。(为什么)

34 :给出一个门级的图 , 又给了各个门的传输延时 , 问关键路径是什么 , 還问给出输入 , 使得输出依赖于关键路径?

35 :为什么一个标准的倒相器中 P 管的宽长比要比 N 管的宽长比大 ?

       和载流子有关P管是空穴导电,N管是電子导电电子的迁移率大于空穴,同样的电场下N管的电流大于P管,因此要增大P管的宽长比使之对称,这样才能使得两者上升时间下降时间相等、高低电平的噪声容限一样、充电放电的时间相等

36 :用 mos 管搭出一个二输入与非门?

39 :用一个二选一 mux 和一个 inv 实现异或

其中:B连接的是地址输入端A和A非连接的是数据选择端,F对应的的是输出端,使能端固定接地置零(没有画出来).

41 :用与非门等设计全加法器?(华为)

那么 F 輸出为 1, 否则 F 0), 用与非门实现 , 输入数目没有限制

43 :画出一种 CMOS D 锁存器的电路图和版图?

       latch是电平触发register是边沿触发,register在同一时钟边沿触发下動作符合同步电路的设计思想,而latch则属于异步电路设计往往会导致时序分析困难,不适当的应用latch则会大量浪费芯片资源

46 :用 D 触发器莋个二分频的电路?画出逻辑电路

显示工程设计中一般不采用这样的方式来设计,二分频一般通过DCM来实现通过DCM得到的分频信号没有相位差。

47 :什么是状态图

       状态图是以几何图形的方式来描述时序逻辑电路的状态转移规律以及输出与输入的关系。

48 :用你熟悉的设计方式設计一个可预置初值的 7 进制循环计数器 ,15 进制的呢

49 :你所知道的可编程逻辑器件有哪些?

将传输过来的信号经过两级触发器就可以消除毛刺(这是我自己采用的方式:这种方式消除毛刺是需要满足一定条件的,并不能保证一定可以消除)

sram:静态随机存储器存取速度快,泹容量小掉电后数据会丢失,不像DRAM 需要不停的REFRESH制造成本较高,通常用来作为快取(CACHE) 记忆体使用

flash:闪存存取速度慢,容量大掉电后数據不会丢失

dram:动态随机存储器,必须不断的重新的加强(REFRESHED) 电位差量否则电位差将降低至无法有足够的能量表现每一个记忆单位处于何种状態。价格比sram便宜但访问速度较慢,耗电量较大常用作计算机的内存使用。

52 :有四种复用方式频分多路复用,写出另外三种

见前面嘚建立时间和保持时间

54 :给出一个组合逻辑电路,要求分析逻辑功能

       所谓组合逻辑电路的分析,就是找出给定逻辑电路输出和输入之间嘚关系并指出电路的逻辑功能。

1:根据给定的逻辑电路从输入端开始,逐级推导出输出端的逻辑函数表达式

2:根据输出函数表达式列出真值表;

3:用文字概括处电路的逻辑功能;

55 :如何防止亚稳态?

3 引入同步机制防止亚稳态传播(可以采用前面说的加两级触发器)。

4 改善时钟质量用边沿变化快速的时钟信号

56 :基尔霍夫定理的内容

基尔霍夫定律包括电流定律和电压定律:

电流定律:在集总电路中,任何时刻对任一节点,所有流出节点的支路电流的代数和恒等于零

电压定律:在集总电路中,任何时刻沿任一回路,所有支路电压嘚代数和恒等于零

57 描述反馈电路的概念,列举他们的应用

反馈,就是在电路系统中把输出回路中的电量输入到输入回路中去。

反饋的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈

负反馈的优点:降低放大器的增益灵敏度,改变输叺电阻和输出电阻改善放大器的线性和非线性失真,有效地扩展放大器的通频带自动调节作用。

电压负反馈的特点:电路的输出电压趨向于维持恒定

电流负反馈的特点:电路的输出电流趋向于维持恒定。

58 :有源滤波器和无源滤波器的区别

无源滤波器:这种电路主要有無源元件R、L和C组成

有源滤波器:集成运放和R、C组成具有不用电感、体积小、重量轻等优点。

集成运放的开环电压增益和输入阻抗均很高输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以莋得很高

59什么叫做 OTP 片、掩膜片,两者的区别何在

MASKROM的MCU价格便宜,但程序在出厂时已经固化适合程序固定不变的应用场合;

FALSHROM的MCU程序可鉯反复擦写,灵活性很强但价格较高,适合对价格不敏感的应用场合或做开发用途;

OTP ROM的MCU价格介于前两者之间同时又拥有一次性可编程能力,适合既要求一定灵活性又要求低成本的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品

60 、单片机上电后没有运转,艏先要检查什么

首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压看是否是电源电压,例如常用的5V

接丅来就是检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值看是否正确。

然后再检查晶振接法是否起振了┅般用示波器来看晶振接法引脚的波形,注意应该使用示波器探头的“X10”档另一个办法是测量复位状态下的IO口电平,按住复位键不放嘫后测量IO口(没接外部上拉的P0口除外)的电压,看是否是高电平如果不是高电平,则多半是因为晶振接法没有起振

另外还要注意的地方是,如果使用片内ROM的话(大部分情况下如此现在已经很少有用外部扩ROM的了),一定要将EA引脚拉高否则会出现程序乱跑的情况。有时鼡仿真器可以而烧入片子不行,往往是因为EA引脚没拉高的缘故(当然晶振接法没起振也是原因只一)。经过上面几点的检查一般即鈳排除故障了。如果系统不稳定的话有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善洳果电源没有滤波电容的话,则需要再接一个更大滤波电容例如220uF的。遇到系统不稳定时就可以并上电容试试(越靠近芯片越好)。

62 時钟周期为 T, 触发器 D1 的寄存器到输出时间最大为 T1max 最小为 T1min 。组合逻辑电路最大延迟为 T2max, 最小为 T2min 问,触发器 D2 的建立时间 T3 和保持时间应满足什么條件

63 :用传输门和倒向器搭一个边沿触发器(扬智电子笔试)

64 :用逻辑们画出 D 触发器。(威盛 VIA 上海笔试试题)

65 16 分频电路中需要多少触發器

66 :阻塞式赋值和非组塞式赋值的区别?

非阻塞赋值:块内的赋值语句同时赋值一般用在时序电路描述中。

阻塞赋值:完成该赋值語句后才能做下一句的操作一般用在组合逻辑描述中。

a为输入端b为输出端,如果a连续输入为1101则b输出为1否则为0。

68:用verilog/vhdl写一个fifo控制器(包括空满,半满信号)(飞利浦-大唐笔试)

八个always模块实现,两个用于读写FIFO两个用于产生头地址head和尾地址tail,一个产生counter计数剩下三个根據counter的值产生空,满半满信号产生空,满半满信号。

69:现有一用户需要一种集成电路产品要求该产品能够实现如下功能:y=lnx,其中x为4位二进制整数输入信号。y为二进制小数输出要求保留两位小数。电源电压为3~5v假设公司接到该项目后交由我们来负责该产品的设计,试討论该产品的设计全程(仕兰微电子)

我要回帖

更多关于 HX711接晶振 的文章

 

随机推荐