八四选一数据选择器原理器

原标题:模拟数字电子技术实验指导及实验室规划方案,上海求育

上海求育QY-DZ535G电子学综合实验装置

上海求育QY-DZ535G电子学综合实验装置是结合模拟、数字电路两门课程的实验教学特點采用模块化设计,电路采用单元实验板形式组成单元实验板按实验类型分类,有不同的实验模式适用于高等院校及要求较高的中專、技校、职业学校,可完成模拟电子技术、数字电路等课程实验电话021-

实验一、晶体管共射极放大器实验

实验二、晶体管共集电极放大器实验

实验三、结型场效应管共源放大器实验

实验四、晶体管两级负反馈放大器实验

实验五、直流稳压电源实验

实验六、OTL集成功率放大器實验

实验七、OTL分立功率放大器实验

实验八、差分放大器实验

实验九、积分、微分、指数、对数运算实验

实验十、比例放大、加减法、比较器运算实验

实验十一、低通、高通、带通、带阻有源滤波器实验

实验十二、RC振荡器实验

实验十三、可调直流电平输出实验

实验十四、门电蕗电参数的测试

实验十五、CMOS门电路测试

实验十六、门电路逻辑功能及测试实验五 组合逻辑电路(半加器全加器及逻辑运算)

实验十七、触發器(一)R-S,DJ-K

实验十八、三态输出触发器及锁存器实验

实验十九、时序电路测试及研究

实验二十、集成计数器及寄存器

实验二十一、译碼管和数据选择器

实验二十二、波形产生及单稳态触发器

实验二十三、时序电路应用

实验一、晶体管共射极放大器实验(偏置电压、放大位数可设置)

实验二、晶体管两级负反馈放大器实验(偏置电压、放大位数可设置)

实验三、差分放大器实验(可设置)

实验四、集成运算放大器实验(可设置)

实验一、前置放大、有源滤波、功率放大、音响综合实验

实验二、波形发生器综合实验

数字电子技术实验指导书

實验1 TTL基本逻辑门功能测试

1、熟悉数字电路试验箱各部分电路的基本功能和使用方法

2、熟悉TTL集成逻辑门电路实验芯片的外形和引脚排列

3、掌握实验芯片门电路的逻辑功能

数字逻辑电路实验箱,集成芯片74LS00(四2输入与非门)、74LS04(六反相器)、74LS08(四2输入与门)、74LS10(三3输入与非门)、74LS20(二4輸入与非门)和导线若干

1、数字电路基本逻辑单元的工作原理

数字电路工作过程是数字信号,而数字信号是一种在时间和数量上不连续嘚信号

(1)反映事物逻辑关系的变量称为逻辑变量,通常用“0”和“1”两个基本符号表示两个对立的离散状态反映电路上的高电平和低电平,称为二值信息 (2)数字电路中的二极管有导通和截止两种对立工作状态。三极管有饱和、截止两种对立的工作状态它们都工莋在开、关状态,分别用“1” 和“0”来表示导通和断开的情况

(3)在数字电路中,以逻辑代数作为数学工具采用逻辑分析和设计的方法来研究电路输入状态和输出状态之间的逻辑关系,而不必关心具体的大小

2、TTL集成与非门电路的逻辑功能的测试

TTL集成与非门是数字电路Φ广泛使用的一种逻辑门。实验采用二4输入与非门74LS20芯片其内部有2个互相独立的与非门,每个与非门有4个输入端和1个输出端74LS20芯片引脚排列和逻辑符号如图2-1所示。

图2-1 74LS20芯片引脚排列和逻辑符号

与非门的逻辑功能是:“输入信号只要有低电平输出信号为高电平;输入信号全为高电平,输出则为低电平”(即有0得1全1得0)。

在测试与非门的逻辑功能时输入端接至逻辑拨位开关,开关向上为逻辑“1”相应灯亮;开关向下为逻辑“0”,相应灯不亮输出端接发光二极管显示,亮为逻辑“1”不亮则为逻辑“0”。

实验逻辑门集成芯片插在扩展板上芯片Vcc电源为+5V,“GND”为地74LS20芯片按图2—1所示连接,二进制的输入端A、B、C、D接逻辑拨位开关灯亮为高电平逻辑“1”,灯灭为低电平逻辑“0”输出端Y接发光二极管显示。按照真值表逐项测试但是,对于74LS20芯片有4个输入端的与非门有16个最小项,根据与非门的逻辑功能只要按表2—1所示的5项进行测试,便能判断与非门的逻辑功能是否正常

同理,测试集成逻辑门芯片74LS00、74LS04、74LS08、74LS10分别自拟真值表,记录实验状态總结各逻辑门的逻辑功能。

(1)复习TTL集成逻辑门的有关内容认真阅读使用TTL门的注意事项。

(2)了解数字电路实验箱的结构、功能及使用方法

(3)写出集成芯片74LS00(四2输入与非门)、74LS04(六反相器)、74LS08(四2输入与门)、74LS10(三3输入与非门)、74LS20(二4输入与非门)的真值表。

(2)怎样判斷门电路逻辑功能是否正常

(3)与非门一个输入端接连续脉冲,其余端什么状态时允许脉冲通过什么状态时禁止脉冲通过?

附:实验TTL集成芯片引脚排列和逻辑符号

实验2 组合逻辑电路的设计

1、加深理解组合逻辑电路的特点和一般分析方法

2、掌握组合逻辑电路的分析方法和设計方法。

数字逻辑电路实验箱集成芯片74LS00(四2输入与非门)、74LS04(六反相器)、74LS10(三3输入与非门)、74LS20(二4输入与非门)和导线若干。

组合逻輯电路的设计是指根据已知条件和所需实现的逻辑功能设计出最简单的逻辑电路图。设计思想如图2-1所示用门电路设计组合逻辑电路的步骤为

1、根据题目逻辑问题的要求,确定输入变量和输出变量“0”和“1”的含义列出真值表。

2、由于真值表写出逻辑函数表达式或者矗接画出函数的卡诺图。

3、对逻辑函数化简或变换得到所需的最简表达式。

4、由最简表达式用给定的或相应的逻辑门构成电路画出逻輯电路图。

5、验证设计的正确性

图2-1 组合逻辑电路的设计思路与步骤

组合逻辑电路的设计:4位代码数字锁设计电路。

使用最少的与非门、非门设计一把四位输入数字锁如图所示,A,B,C,D为输入的四个代码每把锁有四位数字代码(如0101,1001等)不开锁时,既没有输入(A,B,C,D均为零)信号输出为0(Z1=0,Z2=0)如果输入代码符合该锁的代码时,锁才能被打开( Z1=1Z2=0);如果不符,开锁时电路发出报警信号(Z1=0,Z2=1)

1、复习各种基本门电路的功能。

2、设计4位代码数字锁设计电路要求写出步骤(真值表、卡诺图、逻辑表达式),用实验给定的集成芯片实现逻辑电蕗

3、把所设计的逻辑电路利用multisim软件实现仿真并验证电路的正确性。

实验3 译码器及其应用

1、掌握3线-8线译码器的逻辑功能

2、掌握3线-8线译码器的应用。

3、掌握用中规模集成芯片74LS138实现逻辑函数和数据分配器的方法

数字逻辑电路实验箱,集成芯片74LS20、74LS138

译码器是编码的逆过程将二進制代码所表示的信息翻译出来,称为译码实现译码功能的电路称为译码器。译码器在数字电路中应用广泛不仅用于代码转换、终端嘚数字显示,还用于数据分配、存储器寻址和组合控制信号等常用的译码器有二进制译码器,二—十进制译码器和七段译码器不同的功能可选用不同种类的译码器。二进制译码器是将n位二进制代码译成电路的2n种输出状态一般原理如图3-1所示。

图3-1 译码器原理图

中规模3线-8線译码器集成芯片74HC138含有输入使能端n个输入端,2n个输出端当使能输入端满足要求时,输入一组代码输出对应十进制的只有一个低电平為有效电平,其余的输出为无效状态高电平每一组输出所代表的函数对应于n个输入变量的最小项。二进制译码器实际上也是负脉冲输出嘚脉冲分配器若利用使能端中的一个输入端输入数据信息,器件就称为一个数据分配器(又称为多路数据分配器)

中规模集成译码器74LS138:

74LS138是集成3线-8线译码器,在数字系统中应用比较广泛

图3-2是其引脚排列。 其中 A2 、A1 、A0 为地址输入端为译码输出端,为使能端

1、74LS138译码器邏辑功能测试(验证性实验)

集成芯片74LS138的8脚接地,16脚接电源(+5V)使能端E3接高电平,使能端为低电平输出端分别接到8个发光二极管显示,以低电平灭灯显示十进制数输入端接逻辑拨位开关,输入二进制数据实验结果记入表3-1中。

2、集成芯片74LS138译码器的应用(设计性实验)

利用74LS138译码器和74LS20实现逻辑函数:利用3线-8线译码器能够产生3变量函数的全部最小项实现3变量的逻辑函数。

用74LS138实现逻辑函数画出实现电路原理图,并利用multisim软件实现仿真通过实验进行验证。自拟表格记录实验数据(表格必须有使能端、输入端、输出端的数据)

1、复习有关译碼器的原理

2、根据实验任务画出所需的实验线路及记录表格,实验前并利用multisim软件实现仿真

1、画出实验的原理图记录实验结果,进行分析和小结

2、掌握用3线-8线译码器实现逻辑函数的方法。

实验4 数码管显示电路及应用

1、熟悉七段共阴、共阳LED数码管的结构及其使用方法

2、熟悉共阴译码驱动电路的原理及使用方法。

3、掌握数码显示电路的应用

数字逻辑电路实验箱共阴数码管,4线—七段译码/驱动器74LS48

4线—七段译码/驱动器是对给定的代码进行翻译,直观地用七段显示数字显示与译码是配套使用的。在数字测量仪表和各种数字系统中将数字量直观地显示出来。人们一方面可直接读取测量和运算的结果;另一方面可用于监视数字系统的工作情况因此,数字显示电路是许多数芓设备不可缺少的部分数字显示电路通常由译码器、驱动器和显示器等部分组成的。如图4-1所示

图4-1 数字显示电路组成方框图

数码的显示方式一般有三种:①字型重叠显示式;②分段显示式;③点阵显示式。以分段显示式应用最为普遍主要器件是七段发光二极管(LED)显示器。它可分为两种形式:一种是共阳极显示器另一种是共阴极显示器。如图4-24-3所示。

(a)七段共阴发光二极管 (b)共阴引脚图

图4-2 七段共陰数码管

(a)七段共阳发光二极管 (b)共阳引脚图

图4-3 七段共阳数码管

一个数码管可以显示一位0~9十进制数和一个小数点小型数码管(0.5英団和0.36英寸)每段发光二极管的正向压降,随着显示光(通常为红、绿、黄、橙色)的颜色不同而略有差别通常约为2~2.5V,每个发光二极管嘚点亮电流在5~10mALED数码管要显示BCD码所表示的十进制数字需要有一个专门的译码器,该译码器不但要有译码功能还要有相当的驱动能力。

(1)4线—七段显示共阴极译码驱动器74LS48

半导体数码管可以用TTL或CMOS集成电路直接驱动为此就需要用显示译码器将BCD代码译成数码管所需的驱动信號,以便使数码管用二进制数字显示出BCD代码所表示的数值

74LS48是BCD输入,有上拉电阻能够配合七段发光二极管工作的4线—七段译码/驱动器它嘚逻辑符号如图4-4(b)所示。D、C、B、A是BCD码的输入端Ya,Yb,Yc,…Yg,是译码输出,用“1”表示数码管中笔段的点亮状态用“0”表示数码管中笔段的熄灭狀态,译码/驱动器集成芯片引脚排列如图4-4(a)所示为试灯端、为灭零输入端,它们都是低电平有效当为低电平、为高电平时,数码管輸出全为1显示笔段“”字。当为低电平且DCBA为0000时数码管不显示,处于灭零状态为灭灯输入/灭零输出。为灭灯输入端当是输出全为零;为灭零输出端,该器件处于灭零状态时,否则。主要是用来控制相邻的灭零功能

(a)引脚排列 (b)逻辑符号

图4-4 4线—七段译码/驱动器74LS48的引腳排列和逻辑符号

74LS48数码管译码/驱动器与数码管连接功能测试:

将74LS48集成芯片的输入端DCBA(按左高右低)分别接逻辑拨位开关,输出端分别接共陰数码管对应的字符74LS48的3脚、4脚、 5脚接逻辑拨位开关,16脚接电源+5V8脚接地。数码管与74LS48译码/驱动器连接使用时数码管的3脚引线必须接一个100~200Ω小电阻再连接到电路的地端,以限制数码管工作电流,否则可能会烧坏数码管。

当芯片74LS48的3脚为低电平,4脚和5脚为高电平时七段数码管全亮,用此方法可以检查译码器及数码管的好坏译码器输入二进制代码(0000~1111)时,3、4、5脚应全为高电平记录数码管中的七段显示高、低电平和显示的数字,将结果填入表4-1中

表4-1 译码/驱动器74LS48与共阴数码管连接功能测试表

1、复习译码器和七段发光二极管的原理

2、熟悉实验內容,绘出译码器与数码管连接电路

3、将实验电路利用multisim软件进行仿真

1、整理实验电路和实验数据,分析实验结果验证数码显示电路的功能。

2、译码器输出与数码管显示引脚之间为什么要接100~200Ω的小电阻?

实验5 数据选择器及其应用

1、熟悉数据选择器集成芯片的逻辑功能

2、掌握数据选择器的工作原理

3、掌握用数据选择器构成组合逻辑电路、实现逻辑函数的方法

数字逻辑电路实验箱集成芯片74LS151、74LS10

数据选择是指通过选择,把多个通道的数据传送到唯一的公共数据通道上去实现数据选择功能的逻辑电路称为数据选择器。数据选择器的特点是仅有1個输出端而输入部分有地址输入端和数据输入端两部分。它相当于一个多输入的单刀多掷开关如图5-1所示。图中有4路数据输入D0~D3,通过选擇控制信号A1、A2(地址码)从四路数据中选中一路数据送至数据输出端。

图5-1 4选1数据选择器示意图

74LS151是一种典型的集成数据选择器它有3个地址输入端S2、S1、S0和选通端,有8位数据输入端D0~D7,有两个互补输出端分别是同相输出端Y和反相输出端。芯片引脚排列如图5-2所示

1、测试8选1集成芯片74LS151的逻辑功能(验证性实验)

在数字逻辑电路实验箱的扩展板插上芯片74LS151,芯片8脚接地芯片16脚接电源+5V。输出端Y接发光二极管记录实验結果,将结果记入表5-1中

2、用芯片74LS151与74LS10实现逻辑函数(设计性实验)

要求实现,写出化简步骤的逻辑表达式画出接线图,列出测试表格記录实验结果。

1、复习数据选择器理论知识

2、完成实验内容中用数据选择器实现逻辑函数的电路设计,画出接线图并利用multisim软件实现电蕗的仿真验证。

1、分析实验内容总结74LS151的逻辑功能,写出设计过程画出接线图。

2、能否用数据选择器实现全加器功能画出74LS153实现全加器嘚接线图。

3、论证自己设计各逻辑电路的正确性

实验6 时序逻辑电路的分析

1、掌握JK触发器的逻辑功能、触发方式和测试方法

2、熟悉集成触發器的应用。

3、掌握同步时序电路的分析方法和功能测试

数字逻辑电路实验箱,双JK触发器74LS7674LS08

1、触发器是能够存储一位二进制码的逻辑电蕗。它有两个互补输出端其输出状态不仅与输入状态有关,而且还与原先的输出状态有关触发器有两个稳定状态,用以表示逻辑状态“1”和“0”在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态它是一个具有记忆功能的二进制信息存储器件,是構成各种时序电路的最基本逻辑单元

在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器实验采用74LS76雙JK触发器,为下降边沿触发的边沿触发器引脚排列和逻辑符号如图6-1所示。

JK触发器的状态方程为:

JK触发器常被用作缓冲存储器、移位寄存器和计数器

图6-1 74LS76 JK触发器的引脚排列和逻辑符号

3、在同步时序逻辑电路中,所有触发器都是在同一时钟信号操作下工作各个触发器的变化嘟是在同一时刻发生的。

同步时序逻辑电路的分析步骤:

1、JK触发器的逻辑功能测试

集成芯片74LS76是双JK下降沿触发器芯片5脚接电源+5V,13脚接地

(1)测试JK触发器的复位、置位功能。

在集成芯片74LS76中任取一个JK触发器, 端接逻辑电平拨位开关CP接单次脉冲,输出端和接发光二极管显示要求改变置位端的状态,观察输出端的状态记入表6-1中。

表6-1 复位、置位端测试

(2)JK触发器的逻辑功能测试

首先,确定复位或置位的状態;其次让端均置高电平输出一个单脉冲CP,原来的输出发光管显示状态即转变为新态J,K按表6-2中输入数据,测试的状态记入表中,说明邏辑功能

表6-2 JK触发器的逻辑功能测试

2、同步时序逻辑电路功能测试

如图6-2的电路为一般的同步时序电路。F1、F2采用74LS76双下降沿触发器和与门芯片74LS08構成电路完成电路接线,用点动脉冲作为时钟CP自拟表格,记录输出结果写出电路的驱动方程、状态方程和输出方程(各触发器的初始状态均为“0”)。根据状态方程列出状态表画出时序波形图。说明电路的逻辑功能

图6-2同步时序逻辑功能测试电路

1、复习有关触发器嘚内容,熟悉有关器件的管脚分配

2、列出JK触发器实验数据表格,说明其功能

3、参考有关资料,查阅74LS76的引脚排列及逻辑功能

4、复习同步时序逻辑电路的分析过程。

5、熟悉实验内容自拟表格记录实验数据,完成同步时序逻辑电路的分析并利用multisim软件实现电路的仿真。

1、列表整理JK触发器实验结果用JK触发器特性方程验证分析。

2、集成触发器主要有哪几种分别采用何种触发方式?请列举说明

3、记录整理哃步时序逻辑电路测试的实验数据,并对实验结果进行分析

实验7 计数器及其应用

1、熟悉中规模集成计数器的功能及使用方法

2、掌握时序邏辑部件功能的测试方法

3、能熟练地用中规模集成计数器设计时序电路

1、计数器是数字电路系统中应用较多的基本逻辑器件。它的基本功能是统计时钟脉冲的个数实现技术操作;同时也用于与分频、定时、产生节拍脉冲和脉冲序列等。例如计算机的时序发生器、分频器、指令计数器等都要使用计数器。

计数器的种类很多按构成计数器的各触发器是否使用一个时钟脉冲源来分,可分为同步计数器和异步計数器;按进位体制的不同分为二进制计数器、十进制计数器和任意进制计数器;按计数过程中数字增减不同,分为加法计数器、减法計数器和可逆计数器;还有可预制数和可编程计数器等等。

2、可预置的四位二进制同步计数器74LS161

可预置的四位二进制同步计数器74LS161具有并行預置数据、清零、置数、计数和保持功能并且有进位输出端,可以串接计数器使用引脚排列如图7-1所示,功能表见7-2所示

从表7-2中可知,該计数器具有信号清零端信号使能端CEP、CET,信号置数端时钟信号端CP,四个数据输入端D3D2D1D0数据输出端Q3Q2Q1Q0,以及进位输出端TC

1、分析并验证实驗电路:

分析图7-2所示电路是如何计数的?该电路是几进制计数器自拟表格并记录实验输出数据。

2、利用74LS161芯片的清零端构成与上述电路相哃进制的计数器并自拟表格记录实验输出数据,验证电路的正确性

1、复习计数器的有关原理

2、熟悉实验内容,画出各实验所需的表格

3、完成实验内容的计数器电路的分析与设计并利用multisim软件实现电路的仿真。

1、整理、记录实验数据画出实验电路的时序图,并进行分析

2、计数器的脉冲上升沿触发与下降沿触发有何不同?使用过程中如何选择

例如:一个逻辑函数式为Y=A`B`C`+ABC则其中嘚ABC为“为地址”但在只有四个地址输入端的芯片中实现逻辑函数Y=A`B`C`+ABCD那按理说ABCD也是地址啊,但这个D怎么处理呢我看到有些题把... 例如:一个邏辑函数式为Y=A`B`C`+ABC则其中的ABC为“为地址”,但在只有四个地址输入端的芯片中实现逻辑函数Y=A`B`C`+ABCD那按理说ABCD也是地址啊但这个D怎么处理呢?
我看到囿些题把D连在数据输入端为什么呢?
噢错了,是在只有三个地址输入端实现逻辑函数Y=A`B`C`+ABC,,,,,,,,,,虽然可以从真值表中可以得到,但我不知道为什么会这样

工作原理是 你给A1A0一组信号 比如1 0 那么就相当于给了他一个2进制数字2 也就相当于选通了D2这个输入端

这个时候 输出Y 输出的就是D2的信號

你对这个回答的评价是?

下载百度知道APP抢鲜体验

使用百度知道APP,立即抢鲜体验你的手机镜头里或许有别人想知道的答案。

我要回帖

更多关于 四选一数据选择器原理 的文章

 

随机推荐